Verilog模拟错误

时间:2017-04-14 09:51:51

标签: verilog system-verilog

在模拟中,' a'不会改变它的价值,我似乎不知道为什么。 '执行(co)'总是出现在HiZ,以及' sum'创造了一些奇怪的价值观。 '(溢出)&#39的;价值也是如此 有人可以帮我解决这个问题吗? 任何帮助将不胜感激。 非常感谢提前。

    `timescale 100ps/1ps    
module RCA_tb;
reg [7:0] a;
reg [7:0] b;
reg ci;
wire [7:0] sum;
wire co;
wire of; //overflow
integer i;

RippleCA RCA(a,b,ci,sum,co,of); 

initial begin 

    a=0;
    b=0;
    ci=0;

    end



    initial begin // all possible cases 

    for(i=0; i<256; i=i+1)


    #10 {a, b, ci} = i;


    end
endmodule

module RippleCA(a,b,ci,sum,co,of);
input [7:0] a;
input [7:0] b;
input ci;
output [7:0] sum;
output co;
output of;
wire[6:0] c;
FullAdder a1(a[0],b[0],ci,sum[0],c[0]);
FullAdder a2(a[1],b[1],c[0],sum[1],c[1]);
FullAdder a3(a[2],b[2],c[1],sum[2],c[2]);
FullAdder a4(a[3],b[3],c[2],sum[3],c[3]);
FullAdder a5(a[4],b[4],c[3],sum[4],c[4]);
FullAdder a6(a[5],b[5],c[4],sum[5],c[5]);
FullAdder a7(a[6],b[6],c[5],sum[6],c[6]);
FullAdder a8(a[7],b[7],c[6],sum[7],cout);
xor x2(of,c[6],co); //overflow detection
endmodule
module FullAdder (
a,b,ci,sum,co
);
input a,b,ci;
output sum,co;
wire w1, w2, w3;
xor x1(sum, a, b, ci);
and a1(w1,a,b);
and a2(w2,b,ci);
and a3(w3,ci,a);
or o1(co,w1,w2,w3);
endmodule

这是我的Verilog代码。

enter image description here

enter image description here

1 个答案:

答案 0 :(得分:3)

你宣布了

reg [7:0] a;
reg [7:0] b;
reg ci;

并分配

{a, b, ci} = i;

{a,b,ci}为17位宽,但您计算的i最多为255,宽度为8位,在这种情况下a将始终为零。如果你将for循环增加到for(i=0; i<262144; i=i+1),你应该能够测试它。