Xilinx Vivado 2018.1中形成的具有相同代码但策略不同的位文件的不同行为

时间:2019-01-21 06:16:58

标签: verilog fpga xilinx hdl

我在同一综合上触发了两种实现,一种启用了 Refine_Placement + Post_route_and_Phy_optimization(默认指令),另一种启用了 Refine_Placement + Post_route_and_Phy_optimization(aggressive_explore指令)

>

形成的位文件都具有 0 WNS和WHS ,但是我仍然观察到两者的行为存在显着差异。

位文件实现的行为是否相关?

**注意:那里没有推断出的闩锁。

0 个答案:

没有答案