我使用active-hdl 10
来编译和模拟DFlipFlop结构。
我的代码编译成功没有任何错误或警告,但当我模拟它时,我的输出有未知的价值。(见图)
我在xilinx
和active-hdl 8
中编译和模拟此代码没有任何问题。
D_FlipFlop代码:
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity D_FlipFlop is
Port ( D : in STD_LOGIC;
Clk : in STD_LOGIC;
Q : inout STD_LOGIC);
end D_FlipFlop;
architecture Behavioral of D_FlipFlop is
component DLach Port ( D : in STD_LOGIC;
C : in STD_LOGIC;
Q : inout STD_LOGIC;
Qprim : inout STD_LOGIC);
end component;
Signal Y : STd_logic;
Signal Clk_Not : Std_Logic;
Signal out1 : Std_Logic;
Signal out2 : Std_Logic;
begin
Clk_Not<=not(clk);
h1 : DLach port map(D=>D,C=>clk,Q=>Y,Qprim=>out1);
h2 : DLach port map(Y,Clk_Not,Q,out2);
end Behavioral;
Dlach代码:
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity DLach is
Port ( D : in STD_LOGIC;
C : in STD_LOGIC;
Q : inout STD_LOGIC:= '0';
Qprim : inout STD_LOGIC:= '1');
end DLach;
architecture Behavioral of DLach is
Signal first : Std_logic ;
Signal second : Std_logic ;
Signal D_not : Std_logic ;
begin
D_Not <= not(D);
first <= D Nand C;
second <= D_not nand C;
Q <= first nand Qprim;
Qprim <= second nand Q ;
end Behavioral;
我研究了很多,但我找不到答案。 所以我觉得这个剂量适用于他们使用试用版的活动-hdl。
答案 0 :(得分:0)
关于这个问题,我进行了很多搜索,似乎没有人出现这个问题。所以我认为这个问题发生在active -hdl 10
的试用版或破解版上。