标签: algorithm verilog fpga hdl
我正在考虑开发一种自适应数字波束形成算法,我试图在FPGA板上研究这种实现的优缺点。我对Verilog的FPGA编程有一点经验,这将是一个优势。尽管如此,我想清醒一下这种方法的有效性。
我们都知道FPGA适用于高数据传输速率,但是当涉及到实时要求时,我能够找到关于自适应波束形成的论文要么是旧的,要么是粗略的数字细节。 基本思想是感知干扰信号的存在,并优化阵列元件馈电的权重以在干扰方向上放置零点。 你认为DSP更适合这样的应用吗?
谢谢你,祝你有愉快的一天。