时序电路由两个D触发器组成。 X,Y,两个输入A和B以及一个输出Z。时钟脉冲为高电平有效

时间:2019-07-19 04:49:49

标签: digital-logic

时序电路由两个D触发器组成; X,Y,两个输入A和B以及一个输出Z。时钟脉冲为高电平有效。电路的下一个状态和输出方程如下:

X(t+1) = (A'+B).(A+X)
Y(t+1) = (A+X).(A'+Y)
Z = Y

针对上述给定方案执行以下任务: 任务1:在Electronic Workbench中绘制完整的电路图。您需要使用基本逻辑门设计电路。 任务2:完成以下给定的状态表: 状态表: 当前状态输入下一个状态输出

X   Y   A   B   X   Y   Z
0   0   0   0           
0   0   0   1           
0   0   1   0           
0   0   1   1           
0   1   0   0           
0   1   0   1           
0   1   1   0           
0   1   1   1           
1   0   0   0           
1   0   0   1           
1   0   1   0           
1   0   1   1           
1   1   0   0           
1   1   0   1           
1   1   1   0           
1   1   1   1

我已经在Electronic Workbench中绘制了电路,但是我不确定在上述条件下是否适用。我无法识别X和Y输入,因为它们是D触发器的输入或方程式的输出。

Here's image for what i have done

0 个答案:

没有答案