VHDL mux实现?

时间:2011-04-10 04:13:12

标签: vhdl multiplexing mux

是否可以实现具有多个控制信号的多路复用器?例如,我想做这样的事情:

with (sig1 & sig2) select  
output <= A when "00",  
B when "01",  
C when "10",  
D when "11",  
'0' when others;  

我知道我可以将它们分配给一个新的信号并使用它,但如果可能的话,这是我想要避免的。

2 个答案:

答案 0 :(得分:3)

您需要在编译器上启用VHDL2008模式才能使其正常工作。

另一种选择(也是2008年):

muxing: process (sig1, sig2) is
begin  -- process muxing
    case sig1 & sig2 is
        when "00" => output <= '1';
        when "01" => output <= '0';
        when "10" => output <= '0';
        when "11" => output <= '1';
        when others => output <= '0';
    end case;
end process muxing;

如果您的编译器上没有VHDL-2008模式,则会因

的抱怨而失败
Array type case expression must be of a locally static subtype.

或类似的。

如果您的编译器不能与VHDL-2008兼容,则必须通过创建一个类型来解决此问题,您可以使用该类型来包围sig1 & sig2以明确告诉编译器发生了什么:< / p>

subtype twobits is bit_vector(0 to 1);

然后:

with twobits'(sig1 & sig2) select  
    output <= '1' when "00",  
    -- etc.

或:

case twobits'(sig1 & sig2) is
     when "00" =>  -- etc.

答案 1 :(得分:1)

看到这个,也许它会帮助你

entity MUX is
  port ( a, i0, i1 : in bit;
         o : out bit );
end MUX;

architecture behave of MUX is
begin
  process ( a, i0, i1 ) begin
    if  a = '1'  then
      o <= i1;
    else
      o <= i0;
    end if;
end process;
end behave;