module NOR31_1x1(Y,A);
input [31:0] A;
output Y;
wire [29:0] norWire;
nor nor1(norWire[0], A[0], A[1]);
nor nor2(norWire[1], norWire[0], A[2]);
nor nor3(norWire[2], norWire[1], A[3]);
nor nor4(norWire[3], norWire[2], A[4]);
nor nor5(norWire[4], norWire[3], A[5]);
nor nor6(norWire[5], norWire[4], A[6]);
nor nor7(norWire[6], norWire[5], A[7]);
nor nor8(norWire[7], norWire[6], A[8]);
nor nor9(norWire[8], norWire[7], A[9]);
nor nor10(norWire[9], norWire[8], A[10]);
nor nor11(norWire[10], norWire[9], A[11]);
nor nor12(norWire[11], norWire[10], A[12]);
nor nor13(norWire[12], norWire[11], A[13]);
nor nor14(norWire[13], norWire[12], A[14]);
nor nor15(norWire[14], norWire[13], A[15]);
nor nor16(norWire[15], norWire[14], A[16]);
nor nor17(norWire[16], norWire[15], A[17]);
nor nor18(norWire[17], norWire[16], A[18]);
nor nor19(norWire[18], norWire[17], A[19]);
nor nor20(norWire[19], norWire[18], A[20]);
nor nor21(norWire[20], norWire[19], A[21]);
nor nor22(norWire[21], norWire[20], A[22]);
nor nor23(norWire[22], norWire[21], A[23]);
nor nor24(norWire[23], norWire[22], A[24]);
nor nor25(norWire[24], norWire[23], A[25]);
nor nor26(norWire[25], norWire[24], A[26]);
nor nor27(norWire[26], norWire[25], A[27]);
nor nor28(norWire[27], norWire[26], A[28]);
nor nor29(norWire[28], norWire[27], A[29]);
nor nor30(norWire[29], norWire[28], A[30]);
nor result(Y, norWire[29], A[31]);
endmodule
嗨,所以我编写了上面的代码来测试零标志是否设置,或者每个位是否设置为另一个,似乎逻辑是正确的,但结果保持返回1为零标志,无论任何输入。我经历了模拟测试,似乎norWire已经包含了一些值,尽管还没有设置任何值。请帮我调试一下。由于不熟悉Verilog和ModelSim模拟器,我很难调试这个。
答案 0 :(得分:1)
我们将此限制为三位以说明问题。如果我们标记A,B和C位,您尝试表达的是:
!(A | B | C)
你所写的是:
!(!(A | B) | C)
其中一个NOR的输出(完成最终否定)正在进入下一阶段。
因此,明智地使用'或'而且'不是'灵长类动物应该让你到那里。