在哪里强制xilinx ISE使用block-rams?

时间:2011-01-12 16:29:25

标签: vhdl fpga xilinx

我合成了一个小设备来测试阻塞推理。

我收到了来自XST的消息:

  

小RAM将是   在LUT上实现以便   最大化性能并节省阻止   RAM资源。如果你想强迫   它在块上的实现,使用   选项/约束ram_style

但是,我不知道在ISE(在我的情况下是11.1)或约束文件中找到这个选项/约束的位置......

我不想直接在我的代码中使用VHDL属性。

2 个答案:

答案 0 :(得分:5)

在项目目录中,您将找到名为“your-design.xst”的文件。您可以在列表末尾(或“运行”之后的任何位置)添加以下内容:

-ram_style block # ( | auto | distributed )
-rom_style block # ( | auto | distributed )

这些应该确保你将获得BRAM映射而不是分布式RAM(这意味着基于LUT的内存)。

此选项也可以派上用场:

-auto_bram_packing yes # ( | no )

请记住,每个必须在他们自己的行上,并且您需要删除“#”以及之后的任何内容。

如果您使用的是ISE GUI,请转到

Synthesis -> Process Properties -> HDL options

并在那里选择上述选项。

(顺便说一句,我们正在尝试创建一个专门用于FPGA的SE站点......考虑支持它...... http://area51.stackexchange.com/proposals/20632/programmable-logic-and-fpga-design?referrer=YmxhQ2OJUo-FAaI1gMp5oQ2

答案 1 :(得分:2)

运行-ram_style BLOCK可以在命令行中执行该操作。