使用verilog构建一个8位ALU

时间:2016-02-22 02:04:29

标签: case verilog operands 8-bit alu

我试图在ALU中构建一个8位数据路径,可以添加,子,OR,和两个操作数。

我想对代码中的每个操作使用case语句,但我不断收到错误消息。

到目前为止它是这样的:

    module alu (
      input     [7:0] xa,xb,
      input     [7:0] op_sel,
      input wire ctrl,
      output reg    0Zero, 0Carry,
//0Zero infers latch: can only be assigned to 1/ always reg
      output reg [7:0] result_out,
      );
    always @(*)
    8'hE0 :
    //4 bit for now
        begin
            out = 8'b0;
            0Carry = 1'b0;
            //calculate value
                    case (1) //alu controlled by ctrl signal
                        8'hA0: out = xa&xb;
                        //
                        8'hB0: (0Carry ,out) = xa+xb;
                        //
                        8'hC0: (0Zero , 0Carry, out) = xa-xb;
                        //
                        8'hD0: out = ~(xa|xb);
                        //
                    endcase
                end

1 个答案:

答案 0 :(得分:1)

您的案例表达式为1,您应该将其更改为某个变量。以下是一个示例案例陈述:

reg [1:0] address;
case (address)
  2'b00 : statement1;
  2'b01, 2'b10 : statement2;
  default : statement3;
endcase

如果地址值为2'b00,则执行statement1。当地址值等于2'b01或2'b10时执行Statement2。否则将执行statement3。