标签: verilog fpga intel-fpga
DE1-SOC板中Altera PLL可以产生的最大时钟频率是多少?
答案 0 :(得分:1)
在任何Cyclone V文档中都找不到最大PLL频率的参考。但是,(根据我自己的实验), Altera PLL 宏功能/ IP内核不会产生频率高于1.6 GHz(1600 MHz)的生成时钟。
那就是说,我怀疑你能够快速为任何CV电路(甚至完全流水线)提供时钟。