只是想知道是否有一个'makedepends'等价物与visual studio一起提供,我可以使用nmake。有谁知道吗?
答案 0 :(得分:7)
您可以使用/showIncludes
switch to cl.exe
列出源文件的标题#include
d。嵌套包含由带空格的缩进表示。您还可以使用/Zs
开关打开语法检查模式,以提高速度并避免创建.obj文件。
如果您安装了Perl和版本uniq
(例如来自GnuWin32),则以下单行将转储myfile.cpp
使用的唯一标头列表:
cl /Zs /showIncludes /EHsc myfile.cpp | perl -ne "print if s/^Note: including file: *//" | sort | uniq
通过另一个创建相关nmake
规则的脚本来管理它应该不会太困难。
答案 1 :(得分:3)
我假设您使用NMAKE来构建像我这样的项目。我也需要Windows中类似makedepend的工具。所以,我使用MinGW生成头依赖项。首先创建Makefile以生成依赖项,我将其命名为Makedepends,如下所示:
OBJS=... list object files in your project...
all: Makefile.deps
Makefile.deps: $(OBJS:.obj=.dep)
cat $+ > $@
rm -f $+
%.dep: %.cpp
g++ -MM -MG -MT$(@:.dep=.obj) -o$@ $<
在NMAKE将使用的Makefile中,在底部添加以下行:
!INCLUDE Makefile.deps
如果要创建依赖关系,请按以下方式运行GMAKE:
make -fMakedepends
然后,您可以像往常一样使用NMAKE构建项目:
nmake
PS:抱歉语言不好,我写作很糟糕。 -_-
答案 2 :(得分:2)
.SUFFIXES:
.SUFFIXES: .c
all: x.obj
# Sample batch-mode rule which both compiles and produces .dep files suitable for NMAKE.
# Also works around the fact that CL.EXE spits diagnostics in stdout instead of stderr.
# This is equivalent to -MD -MP -MT$@ -MF$(@R).dep in GNU Make + GCC.
CCOMMAND = $(CC) $(CFLAGS) /c $<
.c.obj::
!IF "$(MAKEFLAGS:S=)" == "$(MAKEFLAGS)"
@echo " $(CCOMMAND)"
!ENDIF
@$(COMSPEC) /E:ON /V:ON /C "$(CCOMMAND) /showIncludes & echo Exit: !ERRORLEVEL!" | \
$(COMSPEC) /E:ON /V:ON /C "for /f "tokens=1,* delims=]" %%A in ('find /v /n ""') do \
@if %%~xB == .c (set _=%%~nB&rem.>!_!.dep&echo %%B) else for /f "tokens=1,2,3,*" %%C in ("%%B") do \
@if %%C == Note: ((echo !_!.obj: "%%F"&echo "%%F":) >> !_!.dep) \
else if %%C == Exit: (exit /b %%D) else echo %%B"
# Include the generated deps.
!IF ![(for %i in (*.dep) do @echo !INCLUDE %i) >Build.tmp]
! INCLUDE Build.tmp
! IF ![del Build.tmp]
! ENDIF
!ENDIF