Simulink中并行到串行块的问题

时间:2011-06-18 11:46:46

标签: fpga simulink xilinx system-generator

我正在尝试将来自DQPSK解调器(类型:UFix2_0)的输入字转换为串行流。

所以我在Simulink中使用Xilinx库的并行 - 串行块。

但是我无法使用该块,我收到以下错误:

  

“Simulink系统周期”设置   此System Generator令牌不是   适合于使用的费率   设计。

     

当前设置为:1 An   适当的设置是:1/2“

我也尝试更改系统生成器的设置,但它似乎也不起作用。

任何想法我可能会出错。任何其他方法也会有所帮助。

由于

1 个答案:

答案 0 :(得分:2)

在Xilinx Sysgen文档中搜索“simulink系统周期”

  1. http://www.xilinx.com/support/documentation/sw_manuals/xilinx13_1/sysgen_gs.pdf
  2. http://www.xilinx.com/support/documentation/sw_manuals/xilinx13_1/sysgen_user.pdf
  3. http://www.xilinx.com/support/documentation/sw_manuals/xilinx13_1/sysgen_ref.pdf
  4. 入门指南(1)显示了如何计算具有多种速率的系统中的simulink系统周期(通过使用并行到串行块获得)。基本上,simulink系统周期是模型中出现的采样周期的最大公分母。看起来你的系统周期设置方式和速率更改块之前和之后的周期(与串行并行)之间存在冲突。