Verilog中的I2C从模块不确认

时间:2018-11-23 18:28:34

标签: verilog i2c

我用Verilog编写了这个I2C从模块:

module I2CSlave(
input iSCL,
input iI2C_CLK,
inout bSDA,
output reg [7:0] odata,
output reg oread,
output wire oactive
);    

reg incycle = 1'b0;
reg pSDA;
reg pSCL;
always @(posedge iI2C_CLK) begin
    if ((pSCL) && (iSCL) && (pSDA) && (~bSDA)) begin
        incycle <= 1;
    end
    if ((pSCL) && (iSCL) && (~pSDA) && (bSDA)) begin
        incycle <= 0;
    end
    pSDA <= bSDA;
    pSCL <= iSCL;
end

assign oactive = incycle;

localparam STATE_IDLE = 0;
localparam STATE_ADDR = 1;
localparam STATE_RW = 2;
localparam STATE_ACK = 3;
localparam STATE_DATA = 4;
localparam STATE_ACK2 = 5;

reg [7:0] i = 0;
reg [7:0] state = STATE_IDLE;
reg [6:0] addr = 7'h03;
reg addr_match = 1;
reg rw;

reg lSDA;
always @(posedge iSCL) lSDA <= bSDA;

assign bSDA = ((state == STATE_ACK) || (state == STATE_ACK2)) ? 0 : 1'bz;
assign oread = (state == STATE_ACK2);
assign ostate = i;

always @(negedge iSCL or negedge incycle) begin
    if (~incycle) begin
        state <= STATE_IDLE;
        addr_match <= 1;
    end
    else if (addr_match) begin
        case (state)
            STATE_IDLE: begin               
                state <= STATE_ADDR;
                i <= 7;
            end
            STATE_ADDR: begin
                if (addr[i-1] != lSDA) addr_match <= 0;
                if (i == 1) begin
                    state <= STATE_RW;
                    i <= i - 1;
                end
                else i <= i - 1;
            end
            STATE_RW: begin
                rw <= lSDA;
                state <= STATE_ACK;
            end
            STATE_ACK: begin
                state <= STATE_DATA;
                i = 7;
            end
            STATE_DATA : begin
                odata[i] <= lSDA;
                if (i == 0) state <= STATE_ACK2;
                else i <= i - 1;
            end
            STATE_ACK2: begin
                state <= STATE_DATA;
                i = 7;
            end
        endcase
    end
end

endmodule

到目前为止,它应该只读取master发送的数据。它在仿真中似乎运行良好,但是当我将其上传到FPGA时,有时一切正常,但是有时它不承认主机发送的数据,并且似乎忽略了它们。我是Verilog的新手,所以我希望这不是一个愚蠢的问题。

2 个答案:

答案 0 :(得分:0)

您的代码有几个问题,可能会导致模拟和综合行为不匹配。例如,以下内容不可综合,并且被综合工具忽略。因此,您的初始状态将有所不同。检查您的日志中是否有警告。不要为regs使用声明分配。 (可以接线)。

reg [7:0] i = 0;
reg [7:0] state = STATE_IDLE;
reg [6:0] addr = 7'h03;
reg addr_match = 1;

以上表示您的初始化无效。

您弄乱了状态机中的阻塞和非阻塞分配。确保在所有“ i = 7”的地方都使用nbas。应该是

i <= 7;

并确保您在仿真中测试了足够的初始化和不同条件。

答案 1 :(得分:0)

在真实硬件上运行时,随机失败的一个可能原因是您没有同步输入。

您正在采样与设计时钟真正异步的缓慢变化的信号(i2c总线将具有较长的斜率)。根据您的运气,您会随机违反fpga d触发器的建立/保持时间,这会导致亚稳性问题。寄存器的相同值在芯片的多个部分可能会有所不同。这将严重破坏您的i2c奴隶的逻辑。

您必须同步异步输入,在最简单的情况下,必须将异步输入通过几个寄存器,然后再将其输入到模块的fsm。