标签: arm verilog cpu-architecture modelsim quartus
当我必须在Verilog(针对ARM)中实现单周期处理器时,我正在做一个类项目。其中一条指令是ADDS(添加和设置标志),我做了一个4位D触发器,其启用控制来保持ALU的标志值(零,负,溢出,执行),但是我是不知道dflipflop的输出在哪里连线。我应该将它连接到多路复用器,以确定将值写入寄存器文件的位置,还是输出这些值?我对这些旗帜做了什么感到困惑。
谢谢。