在SystemVerilog测试平台中,如何最好地描述可以交错的多周期事务

时间:2016-01-29 22:10:32

标签: system-verilog verification test-bench

我想用任务描述交易。我正在使用clockingblock cb。这个任务是我想做的事情,但是当这样做时,写接缝的值是随机的,我想没有明确的顺序来指示谁最后开车写。

task automatic write_trans(input int data);
    fork
        begin
            cb.write <= '1;
            cb.data <= data;
        end
        begin
            ##1;
            //But only if there is no other transactions driving write to 1
            cb.write <= '0; 
        end
    join_any
endtask

因此,如果我只运行一个事务write在下一个时钟周期变低。

//for isolated transactions write should be 0,1,0;
write_trans('h17);
##2;
//for these two transactions write should be 0,1,1,0;
write_trans('h18);
##1;
write_trans('h19);

1 个答案:

答案 0 :(得分:0)

根据驱动器语句在计划成熟(更新)的插槽中执行的顺序,最后一个驱动器语句获胜。您可以按如下方式编写任务:

task automatic write_trans(input int data);
  cb.write <= '1;
  cb.data <= data;
  cb.write <= ##1 '0; 
endtask

这在1800-2012 LRM §14.16.2驱动时钟输出信号中进行了解释。