在从0到9的JK二进制计数器中,为什么NA​​ND门连接到第二个和第四个J-K触发器而不是第一个和第四个?

时间:2014-05-31 10:19:51

标签: logic counter digital digital-logic flip-flop

在使用4个JK触发器的二进制计数器设计中,从0到9计数,当第二个触发器NAND的第四个触发器的输出等于0时,触发器被复位。由于二进制9是1001,为什么NAND是连接到这两个输出的,而不是第一个和第四个,因为它的第一个和第四个位是1。

电路图片:http://hyperphysics.phy-astr.gsu.edu/hbase/electronic/bincount.html (第二个)。

1 个答案:

答案 0 :(得分:0)

这些触发器上的RST输入是异步解释的(与CLK无关)。如果在输出上的二进制9上触发它,计数器将立即重置为0。要在输出上有一个9的完整时钟周期,你可以在10(即1010)上触发复位。