如何使顶级Makefile调用子目录Makefile中的所有目标?
我的文件夹结构是这样的
/Makefile
/src/Makefile
我为/src/Makefile
中的所有目标编码,但现在我想写另一个/Makefile
来简化我的工作。如何编写这个顶级Makefile?
答案 0 :(得分:5)
您可以在TOP makefile中使用
all:
@$(MAKE) -C src
如果您不在子目录中使用makefile,例如,您使用somename.mk,则可以使用
all:
@$(MAKE) -C src -f somename.mk
我告诉你我的例子,我的DIR看起来像:
TOPDIR-- Makefile
|
|-- debug
| |-- debug.c
| |-- debug.h
| |-- debug.mk
| |-- instrument.c
| `-- uart_print.c
|-- driver
| |-- driver.c
| |-- driver_ddi.c
| |-- driver_ddi.h
| |-- driver.h
| `-- driver.mk
|-- include
| `-- common.h
|-- Makefile
|-- mw
| |-- manager.c
| `-- mw.mk
|-- root
| |-- main.c
| `-- root.mk
和我的TOP makefile看起来像:
MAKE_DIR = $(PWD)
ROOT_DIR := $(MAKE_DIR)/root
DRV_DIR := $(MAKE_DIR)/driver
INCLUDE_DIR := $(MAKE_DIR)/include
DEBUG_DIR := $(MAKE_DIR)/debug
INC_SRCH_PATH :=
INC_SRCH_PATH += -I$(ROOT_DIR)
INC_SRCH_PATH += -I$(DRV_DIR)
INC_SRCH_PATH += -I$(INCLUDE_DIR)
INC_SRCH_PATH += -I$(DEBUG_DIR)
LIB_SRCH_PATH :=
LIB_SRCH_PATH += -L$(MAKE_DIR)/libs
COLOR_ON = color
COLOR_OFF =
CC = $(COLOR_ON)gcc
#CC = $(COLOR_OFF)gcc
LD = ld
LINT = splint
LIBS := -ldriver -ldebug -lmw -lm -lpthread
CFLAGS :=
CFLAGS += $(INC_SRCH_PATH) $(LIB_SRCH_PATH)
CFLAGS += -Wall -O -ggdb -Wstrict-prototypes -Wno-pointer-sign -finstrument-functions -fdump-rtl-expand
CFLAGS += -DDEBUG -D_REENTRANT
LDFLAGS :=
export MAKE_DIR CC LD CFLAGS LDFLAGS LIBS LINT INC_SRCH_PATH
all:
@$(MAKE) -C debug -f debug.mk
@$(MAKE) -C driver -f driver.mk
@$(MAKE) -C mw -f mw.mk
@$(MAKE) -C root -f root.mk
.PHONY: clean
clean:
@$(MAKE) -C debug -f debug.mk clean
@$(MAKE) -C driver -f driver.mk clean
@$(MAKE) -C mw -f mw.mk clean
@$(MAKE) -C root -f root.mk clean
.PHONY: lint
lint:
$(MAKE) -C debug -f debug.mk lint
它将在编译期间调用sub DIR * .mk。子DIR makefile,我只是写一个简单的例子供你参考:
LIB = $(MAKE_DIR)/libs/yourmodulename.a
SRCS = $(wildcard *.c)
OBJS = $(patsubst %.c, %.o, $(SRCS))
$(LIB): $(OBJS)
@mkdir -p ../libs
@$(AR) cr $@ $^
@echo " Archive $(notdir $@)"
$(OBJS): $(SRCS)
@$(CC) $(CFLAGS) -c $^
@echo " CC $(OBJS)"
.PHONY: clean
clean:
@$(RM) -f $(LIB) $(OBJS)
@$(RM) -f *.expand
@echo " Remove Objects: $(OBJS)"
@echo " Remove Libraries: $(notdir $(LIB))"
.PHONY: lint
lint:
$(LINT) $(INC_SRCH_PATH) $(SRCS)
对于makefile,生成目标文件有点不同,因为我使用sub makefile生成LIB文件,并使用root.mk
生成目标:
PROG = ../prog/DEMO
SRCS = $(wildcard *.c)
OBJS = $(patsubst %.c, %.o, $(SRCS))
$(PROG): $(SRCS)
@mkdir -p ../prog
@$(CC) $^ $(CFLAGS) -Wl,-Map=$(PROG).map $(LIBS) -o $@
@echo " Generate Program $(notdir $(PROG)) from $^"
.PHONY: clean
clean:
@$(RM) -f $(OBJS) $(PROG)
@$(RM) -f *.expand
@$(RM) -rf ../prog ../libs
@echo " Remove Objects: $(OBJS)"
@echo " Remove Libraries: $(notdir $(PROG))"
答案 1 :(得分:2)
请注意,请注意,至少有两种方法可以做到这一点。
GNU Changedir选项
一种方法是使用GNU Make的特定功能,-C
选项允许更改编译目录并到达另一个目录:
all:
make -C dir
make
手册说:
-C dir, --directory=dir Change to directory dir before reading the makefiles or doing anything else. If multiple -C options are specified, each is interpreted relative to the previous one: -C / -C etc is equivalent to -C /etc. This is typically used with recursive invocations of make.
您还可以通过调用目标目录中的特定目标来组合此选项。例如,以下目标将进入src/
目录并使用make
目标调用clean
:
clean:
@rm -f *.o
make -C src/ clean
POSIX Way
GNU方法的问题在于它只适用于GNU Make,而不适用于标准Make。如果你可以使用另一个Make(无论出于何种原因),你最好考虑以更加POSIX的方式进行。
在POSIX Make中,您必须更多地依赖cd
命令,如下所示:
all:
cd src/ && make
请注意,我使用&&
而非;
。避免对make
的无限递归调用非常重要。实际上,cmd1 ; cmd2
将按顺序执行cmd1
和cmd2
每个命令的结果,其中cmd1 && cmd2
将按顺序执行cmd1
,cmd2
仅在cmd1
返回EXIT_SUCCESS
时才会执行。在我们的示例中,假设第一个cd
失败,因为目录已被删除。然后,初始makefile将在无限递归循环中一次又一次地执行。
无论如何,这种POSIX方式,是在子目录中下降并执行其他Makefile的更健壮的方式。我建议你使用它比依赖链接到GNU Make的选项更好。
答案 2 :(得分:1)
如果要轻松执行多个Dirs:
SUBDIRS=dir1 dir2
all::
@echo make all
$(foreach var,$(SUBDIRS),echo $(var): ; cd $(var)/ && make $@ && cd ..;)
clean:
@echo make clean
$(foreach var,$(SUBDIRS),echo $(var): ; cd $(var)/ && make $@ && cd ..;)