Makefile规则使用自动变量$ ^而不依赖

时间:2013-04-06 13:08:10

标签: variables makefile prerequisites

我从GNU Make手册中了解到,符号$^是一个自动变量,代表所有先决条件的名称。但是我遇到了像这样的makefile:

SVR_OBJECT_FILES =      server.o\
                        server_func.o

CLT_OBJECT_FILES =      client.o

CFLAGS =                -Wall -Werror -W


CC =                    gcc

all:                   client/client server/serveur

client/client:         $(CLT_OBJECT_FILES)

server/serveur:        $(SVR_OBJECT_FILES)

client/client server/serveur:
    @mkdir -p $(dir $@)
    $(CC) $(CFLAGS) $^ -o $@

%.o: %.c
    $(CC) -c $<

clean:
    rm -f client/client server/serveur *.o

哪个有效,所以我的问题是:  下面的命令如何链接正确的目标文件,而$ ^变量根本没有引用任何先决条件。 (该规则没有先决条件)

 $(CC) $(CFLAGS) $^ -o $@

1 个答案:

答案 0 :(得分:5)

$^包含目标的所有先决条件,而不仅仅是规则本身提到的那些先决条件。在没有命令的规则中,同一文件可以多次显示为目标:

sometarget: dependency1
…
sometarget: dependency2
        assemble -o $@ $^
…
sometarget: dependency3

sometarget的依赖关系是dependency1dependency2dependency3,当assemble调用make sometarget命令时,它会接受这三个作为参数。

此处,$^将包含所有$(CLT_OBJECT_FILES)$(SRV_OBJECT_FILES),具体取决于执行命令的目标。