我试图在设计编译器中使用简单的通用内存模型进行综合。
但我确实发现了一些错误信息,如下所示,
我使用简单的通用内存模型,如下所示
module RAM_generic
(clk,
enb,
wr_din,
wr_addr,
wr_en,
rd_addr,
rd_dout);
parameter AddrWidth = 1;
parameter DataWidth = 1;
input clk;
input enb;
input signed [DataWidth - 1:0] wr_din;
input [AddrWidth - 1:0] wr_addr;
input wr_en;
input [AddrWidth - 1:0] rd_addr;
output signed [DataWidth - 1:0] rd_dout;
reg [DataWidth - 1:0] ram [2**AddrWidth - 1:0];
reg [DataWidth - 1:0] data_int;
always @(posedge clk)
begin
if (enb == 1'b1) begin
if (wr_en == 1'b1) begin
ram[wr_addr] <= wr_din;
end
data_int <= ram[rd_addr];
end
end
assign rd_dout = data_int;
endmodule
我想知道我们不能合成一个简单的通用内存吗?如果是,我应该怎么做才能合成通用内存合成错误?
答案 0 :(得分:1)
是的,你可以。
在FPGA中,单端口或双端口存储器将映射到内部存储器结构上。 (至少如果你使用正确的语法!请查看FPGA应用程序说明如何做到这一点)
在ASIC中,它将由寄存器构成。几年前我需要一个小的三端口存储器(两个读取和一个写入端口全部同时),它很好。大多数FIFO都有一个存储器,其中90%是由寄存器构成的。
您的代码缺失&#39; endmodule&#39;。我没有发现任何其他明显的错误。
一些提示: