verilog断言:暗示的前因永远不会满足

时间:2013-10-09 06:41:54

标签: system-verilog system-verilog-assertions

     property p_no_glitch;
    logic data;
        @(in[i]) disable iff (!rst_n)
            (1, data = !in[i]) |=>
        @(posedge clk)
            (in[i] == data);
endproperty : p_no_glitch
CHECK_GLITCH : assert property(p_no_glitch) else $error("%m p_no_glitch");

如果模块被禁用,我会收到以下消息:

暗示的前提永远不会满足

是否有标志(或任何其他方式)来关闭上述消息?

1 个答案:

答案 0 :(得分:0)

VCS的方式是-assert quiet+quiet1+nopostproc。当然,如果SVA'所有者'会添加disable iff (!rst_n or !en)

之类的内容会更好